adjust the order of registers on the stack
This commit is contained in:
@@ -1,3 +1,5 @@
|
||||
#include "riscv_port.h"
|
||||
|
||||
.global port_int_disable
|
||||
.global port_int_enable
|
||||
|
||||
@@ -82,42 +84,45 @@ port_sched_start:
|
||||
sw t1, (t0)
|
||||
|
||||
// restore context
|
||||
lw t0, 0*REGBYTES(sp)
|
||||
lw t0, 30*REGBYTES(sp)
|
||||
csrw mepc, t0
|
||||
|
||||
lw t0, 1*REGBYTES(sp)
|
||||
lw t0, 31*REGBYTES(sp)
|
||||
csrw mstatus, t0
|
||||
|
||||
lw x1, 2*REGBYTES(sp)
|
||||
lw x3, 3*REGBYTES(sp)
|
||||
lw x4, 4*REGBYTES(sp)
|
||||
lw x5, 5*REGBYTES(sp)
|
||||
lw x6, 6*REGBYTES(sp)
|
||||
lw x7, 7*REGBYTES(sp)
|
||||
lw x8, 8*REGBYTES(sp)
|
||||
lw x9, 9*REGBYTES(sp)
|
||||
lw x10, 10*REGBYTES(sp)
|
||||
lw x11, 11*REGBYTES(sp)
|
||||
lw x12, 12*REGBYTES(sp)
|
||||
lw x13, 13*REGBYTES(sp)
|
||||
lw x14, 14*REGBYTES(sp)
|
||||
lw x15, 15*REGBYTES(sp)
|
||||
lw x16, 16*REGBYTES(sp)
|
||||
lw x17, 17*REGBYTES(sp)
|
||||
lw x18, 18*REGBYTES(sp)
|
||||
lw x19, 19*REGBYTES(sp)
|
||||
lw x20, 20*REGBYTES(sp)
|
||||
lw x21, 21*REGBYTES(sp)
|
||||
lw x22, 22*REGBYTES(sp)
|
||||
lw x23, 23*REGBYTES(sp)
|
||||
lw x24, 24*REGBYTES(sp)
|
||||
lw x25, 25*REGBYTES(sp)
|
||||
lw x26, 26*REGBYTES(sp)
|
||||
lw x27, 27*REGBYTES(sp)
|
||||
lw x28, 28*REGBYTES(sp)
|
||||
lw x29, 29*REGBYTES(sp)
|
||||
lw x30, 30*REGBYTES(sp)
|
||||
lw x31, 31*REGBYTES(sp)
|
||||
lw s0, 0*REGBYTES(sp)
|
||||
lw s1, 1*REGBYTES(sp)
|
||||
lw s2, 2*REGBYTES(sp)
|
||||
lw s3, 3*REGBYTES(sp)
|
||||
lw s4, 4*REGBYTES(sp)
|
||||
lw s5, 5*REGBYTES(sp)
|
||||
lw s6, 6*REGBYTES(sp)
|
||||
lw s7, 7*REGBYTES(sp)
|
||||
lw s8, 8*REGBYTES(sp)
|
||||
lw s9, 9*REGBYTES(sp)
|
||||
lw s10, 10*REGBYTES(sp)
|
||||
lw s11, 11*REGBYTES(sp)
|
||||
|
||||
// caller save
|
||||
lw ra, 12*REGBYTES(sp)
|
||||
lw gp, 13*REGBYTES(sp)
|
||||
lw tp, 14*REGBYTES(sp)
|
||||
lw t0, 15*REGBYTES(sp)
|
||||
lw t1, 16*REGBYTES(sp)
|
||||
lw t2, 17*REGBYTES(sp)
|
||||
lw t3, 18*REGBYTES(sp)
|
||||
lw t4, 19*REGBYTES(sp)
|
||||
lw t5, 20*REGBYTES(sp)
|
||||
lw t6, 21*REGBYTES(sp)
|
||||
lw a0, 22*REGBYTES(sp)
|
||||
lw a1, 23*REGBYTES(sp)
|
||||
lw a2, 24*REGBYTES(sp)
|
||||
lw a3, 25*REGBYTES(sp)
|
||||
lw a4, 26*REGBYTES(sp)
|
||||
lw a5, 27*REGBYTES(sp)
|
||||
lw a6, 28*REGBYTES(sp)
|
||||
lw a7, 29*REGBYTES(sp)
|
||||
|
||||
|
||||
addi sp, sp, 32*REGBYTES
|
||||
|
||||
@@ -128,44 +133,46 @@ port_sched_start:
|
||||
.type port_context_switch, %function
|
||||
port_context_switch:
|
||||
addi sp, sp, -32*REGBYTES
|
||||
sw x1, 2*REGBYTES(sp)
|
||||
sw x3, 3*REGBYTES(sp)
|
||||
sw x4, 4*REGBYTES(sp)
|
||||
sw x5, 5*REGBYTES(sp)
|
||||
sw x6, 6*REGBYTES(sp)
|
||||
sw x7, 7*REGBYTES(sp)
|
||||
sw x8, 8*REGBYTES(sp)
|
||||
sw x9, 9*REGBYTES(sp)
|
||||
sw x10, 10*REGBYTES(sp)
|
||||
sw x11, 11*REGBYTES(sp)
|
||||
sw x12, 12*REGBYTES(sp)
|
||||
sw x13, 13*REGBYTES(sp)
|
||||
sw x14, 14*REGBYTES(sp)
|
||||
sw x15, 15*REGBYTES(sp)
|
||||
sw x16, 16*REGBYTES(sp)
|
||||
sw x17, 17*REGBYTES(sp)
|
||||
sw x18, 18*REGBYTES(sp)
|
||||
sw x19, 19*REGBYTES(sp)
|
||||
sw x20, 20*REGBYTES(sp)
|
||||
sw x21, 21*REGBYTES(sp)
|
||||
sw x22, 22*REGBYTES(sp)
|
||||
sw x23, 23*REGBYTES(sp)
|
||||
sw x24, 24*REGBYTES(sp)
|
||||
sw x25, 25*REGBYTES(sp)
|
||||
sw x26, 26*REGBYTES(sp)
|
||||
sw x27, 27*REGBYTES(sp)
|
||||
sw x28, 28*REGBYTES(sp)
|
||||
sw x29, 29*REGBYTES(sp)
|
||||
sw x30, 30*REGBYTES(sp)
|
||||
sw x31, 31*REGBYTES(sp)
|
||||
|
||||
sw s0, 0*REGBYTES(sp)
|
||||
sw s1, 1*REGBYTES(sp)
|
||||
sw s2, 2*REGBYTES(sp)
|
||||
sw s3, 3*REGBYTES(sp)
|
||||
sw s4, 4*REGBYTES(sp)
|
||||
sw s5, 5*REGBYTES(sp)
|
||||
sw s6, 6*REGBYTES(sp)
|
||||
sw s7, 7*REGBYTES(sp)
|
||||
sw s8, 8*REGBYTES(sp)
|
||||
sw s9, 9*REGBYTES(sp)
|
||||
sw s10, 10*REGBYTES(sp)
|
||||
sw s11, 11*REGBYTES(sp)
|
||||
|
||||
sw ra, 0*REGBYTES(sp)
|
||||
// caller save
|
||||
sw ra, 12*REGBYTES(sp)
|
||||
sw gp, 13*REGBYTES(sp)
|
||||
sw tp, 14*REGBYTES(sp)
|
||||
sw t0, 15*REGBYTES(sp)
|
||||
sw t1, 16*REGBYTES(sp)
|
||||
sw t2, 17*REGBYTES(sp)
|
||||
sw t3, 18*REGBYTES(sp)
|
||||
sw t4, 19*REGBYTES(sp)
|
||||
sw t5, 20*REGBYTES(sp)
|
||||
sw t6, 21*REGBYTES(sp)
|
||||
sw a0, 22*REGBYTES(sp)
|
||||
sw a1, 23*REGBYTES(sp)
|
||||
sw a2, 24*REGBYTES(sp)
|
||||
sw a3, 25*REGBYTES(sp)
|
||||
sw a4, 26*REGBYTES(sp)
|
||||
sw a5, 27*REGBYTES(sp)
|
||||
sw a6, 28*REGBYTES(sp)
|
||||
sw a7, 29*REGBYTES(sp)
|
||||
|
||||
sw ra, 30*REGBYTES(sp)
|
||||
|
||||
csrr t0, mstatus
|
||||
li t1, MSTATUS_MPP
|
||||
or t0, t0, t1
|
||||
sw t0, 1*REGBYTES(sp)
|
||||
sw t0, 31*REGBYTES(sp)
|
||||
|
||||
// save sp to k_curr_task.sp
|
||||
la t0, k_curr_task // t0 = &k_curr_task
|
||||
@@ -182,43 +189,165 @@ port_context_switch:
|
||||
lw sp, (t1)
|
||||
|
||||
// restore context
|
||||
lw t0, 0*REGBYTES(sp)
|
||||
lw t0, 30*REGBYTES(sp)
|
||||
csrw mepc, t0
|
||||
|
||||
lw t0, 1*REGBYTES(sp)
|
||||
lw t0, 31*REGBYTES(sp)
|
||||
csrw mstatus, t0
|
||||
|
||||
lw x1, 2*REGBYTES(sp)
|
||||
lw x3, 3*REGBYTES(sp)
|
||||
lw x4, 4*REGBYTES(sp)
|
||||
lw x5, 5*REGBYTES(sp)
|
||||
lw x6, 6*REGBYTES(sp)
|
||||
lw x7, 7*REGBYTES(sp)
|
||||
lw x8, 8*REGBYTES(sp)
|
||||
lw x9, 9*REGBYTES(sp)
|
||||
lw x10, 10*REGBYTES(sp)
|
||||
lw x11, 11*REGBYTES(sp)
|
||||
lw x12, 12*REGBYTES(sp)
|
||||
lw x13, 13*REGBYTES(sp)
|
||||
lw x14, 14*REGBYTES(sp)
|
||||
lw x15, 15*REGBYTES(sp)
|
||||
lw x16, 16*REGBYTES(sp)
|
||||
lw x17, 17*REGBYTES(sp)
|
||||
lw x18, 18*REGBYTES(sp)
|
||||
lw x19, 19*REGBYTES(sp)
|
||||
lw x20, 20*REGBYTES(sp)
|
||||
lw x21, 21*REGBYTES(sp)
|
||||
lw x22, 22*REGBYTES(sp)
|
||||
lw x23, 23*REGBYTES(sp)
|
||||
lw x24, 24*REGBYTES(sp)
|
||||
lw x25, 25*REGBYTES(sp)
|
||||
lw x26, 26*REGBYTES(sp)
|
||||
lw x27, 27*REGBYTES(sp)
|
||||
lw x28, 28*REGBYTES(sp)
|
||||
lw x29, 29*REGBYTES(sp)
|
||||
lw x30, 30*REGBYTES(sp)
|
||||
lw x31, 31*REGBYTES(sp)
|
||||
|
||||
lw s0, 0*REGBYTES(sp)
|
||||
lw s1, 1*REGBYTES(sp)
|
||||
lw s2, 2*REGBYTES(sp)
|
||||
lw s3, 3*REGBYTES(sp)
|
||||
lw s4, 4*REGBYTES(sp)
|
||||
lw s5, 5*REGBYTES(sp)
|
||||
lw s6, 6*REGBYTES(sp)
|
||||
lw s7, 7*REGBYTES(sp)
|
||||
lw s8, 8*REGBYTES(sp)
|
||||
lw s9, 9*REGBYTES(sp)
|
||||
lw s10, 10*REGBYTES(sp)
|
||||
lw s11, 11*REGBYTES(sp)
|
||||
|
||||
// caller save
|
||||
lw ra, 12*REGBYTES(sp)
|
||||
lw gp, 13*REGBYTES(sp)
|
||||
lw tp, 14*REGBYTES(sp)
|
||||
lw t0, 15*REGBYTES(sp)
|
||||
lw t1, 16*REGBYTES(sp)
|
||||
lw t2, 17*REGBYTES(sp)
|
||||
lw t3, 18*REGBYTES(sp)
|
||||
lw t4, 19*REGBYTES(sp)
|
||||
lw t5, 20*REGBYTES(sp)
|
||||
lw t6, 21*REGBYTES(sp)
|
||||
lw a0, 22*REGBYTES(sp)
|
||||
lw a1, 23*REGBYTES(sp)
|
||||
lw a2, 24*REGBYTES(sp)
|
||||
lw a3, 25*REGBYTES(sp)
|
||||
lw a4, 26*REGBYTES(sp)
|
||||
lw a5, 27*REGBYTES(sp)
|
||||
lw a6, 28*REGBYTES(sp)
|
||||
lw a7, 29*REGBYTES(sp)
|
||||
addi sp, sp, 32*REGBYTES
|
||||
|
||||
mret
|
||||
|
||||
|
||||
.align 2
|
||||
.global rv32_exception_entry
|
||||
rv32_exception_entry:
|
||||
addi sp, sp, -32*REGBYTES
|
||||
sw s0, 0*REGBYTES(sp)
|
||||
sw s1, 1*REGBYTES(sp)
|
||||
sw s2, 2*REGBYTES(sp)
|
||||
sw s3, 3*REGBYTES(sp)
|
||||
sw s4, 4*REGBYTES(sp)
|
||||
sw s5, 5*REGBYTES(sp)
|
||||
sw s6, 6*REGBYTES(sp)
|
||||
sw s7, 7*REGBYTES(sp)
|
||||
sw s8, 8*REGBYTES(sp)
|
||||
sw s9, 9*REGBYTES(sp)
|
||||
sw s10, 10*REGBYTES(sp)
|
||||
sw s11, 11*REGBYTES(sp)
|
||||
|
||||
// caller save
|
||||
sw ra, 12*REGBYTES(sp)
|
||||
sw gp, 13*REGBYTES(sp)
|
||||
sw tp, 14*REGBYTES(sp)
|
||||
sw t0, 15*REGBYTES(sp)
|
||||
sw t1, 16*REGBYTES(sp)
|
||||
sw t2, 17*REGBYTES(sp)
|
||||
sw t3, 18*REGBYTES(sp)
|
||||
sw t4, 19*REGBYTES(sp)
|
||||
sw t5, 20*REGBYTES(sp)
|
||||
sw t6, 21*REGBYTES(sp)
|
||||
sw a0, 22*REGBYTES(sp)
|
||||
sw a1, 23*REGBYTES(sp)
|
||||
sw a2, 24*REGBYTES(sp)
|
||||
sw a3, 25*REGBYTES(sp)
|
||||
sw a4, 26*REGBYTES(sp)
|
||||
sw a5, 27*REGBYTES(sp)
|
||||
sw a6, 28*REGBYTES(sp)
|
||||
sw a7, 29*REGBYTES(sp)
|
||||
|
||||
csrr t0, mepc
|
||||
sw t0, 30*REGBYTES(sp)
|
||||
|
||||
csrr t0, mstatus
|
||||
sw t0, 31*REGBYTES(sp)
|
||||
|
||||
// save sp to k_curr_task.sp
|
||||
la t0, k_curr_task // t0 = &k_curr_task
|
||||
lw t1, (t0)
|
||||
sw sp, (t1)
|
||||
|
||||
csrr a0, mcause
|
||||
mv a1, sp
|
||||
|
||||
li t0, SOC_MCAUSE_EXP_MASK
|
||||
and a0, a0, t0
|
||||
call cpu_irq_entry
|
||||
|
||||
la t0, k_curr_task
|
||||
la t1, k_next_task
|
||||
|
||||
beq t0, t1, irq_restore
|
||||
|
||||
// save sp to k_curr_task.sp
|
||||
la t0, k_curr_task // t0 = &k_curr_task
|
||||
lw t2, (t0) // t2 = k_curr_task->sp
|
||||
sw sp, (t2) // k_curr_task->sp = sp
|
||||
|
||||
// switch task
|
||||
lw t1, (t1) // t1 = k_next_task
|
||||
sw t1, (t0) // k_curr_task = k_next_task
|
||||
|
||||
// load new task sp
|
||||
lw sp, (t1)
|
||||
|
||||
irq_restore:
|
||||
// restore context
|
||||
lw t0, 30*REGBYTES(sp)
|
||||
csrw mepc, t0
|
||||
|
||||
lw t0, 31*REGBYTES(sp)
|
||||
csrw mstatus, t0
|
||||
|
||||
|
||||
lw s0, 0*REGBYTES(sp)
|
||||
lw s1, 1*REGBYTES(sp)
|
||||
lw s2, 2*REGBYTES(sp)
|
||||
lw s3, 3*REGBYTES(sp)
|
||||
lw s4, 4*REGBYTES(sp)
|
||||
lw s5, 5*REGBYTES(sp)
|
||||
lw s6, 6*REGBYTES(sp)
|
||||
lw s7, 7*REGBYTES(sp)
|
||||
lw s8, 8*REGBYTES(sp)
|
||||
lw s9, 9*REGBYTES(sp)
|
||||
lw s10, 10*REGBYTES(sp)
|
||||
lw s11, 11*REGBYTES(sp)
|
||||
|
||||
// caller save
|
||||
lw ra, 12*REGBYTES(sp)
|
||||
lw gp, 13*REGBYTES(sp)
|
||||
lw tp, 14*REGBYTES(sp)
|
||||
lw t0, 15*REGBYTES(sp)
|
||||
lw t1, 16*REGBYTES(sp)
|
||||
lw t2, 17*REGBYTES(sp)
|
||||
lw t3, 18*REGBYTES(sp)
|
||||
lw t4, 19*REGBYTES(sp)
|
||||
lw t5, 20*REGBYTES(sp)
|
||||
lw t6, 21*REGBYTES(sp)
|
||||
lw a0, 22*REGBYTES(sp)
|
||||
lw a1, 23*REGBYTES(sp)
|
||||
lw a2, 24*REGBYTES(sp)
|
||||
lw a3, 25*REGBYTES(sp)
|
||||
lw a4, 26*REGBYTES(sp)
|
||||
lw a5, 27*REGBYTES(sp)
|
||||
lw a6, 28*REGBYTES(sp)
|
||||
lw a7, 29*REGBYTES(sp)
|
||||
addi sp, sp, 32*REGBYTES
|
||||
|
||||
mret
|
||||
|
||||
|
||||
|
Reference in New Issue
Block a user